Параллельный алгоритм моделирования цифровых устройств с неисправностями для многоядерных систем с общей памятью
dc.contributor.author | Иванов, Д.Е. | |
dc.date.accessioned | 2014-05-11T08:46:19Z | |
dc.date.available | 2014-05-11T08:46:19Z | |
dc.date.issued | 2011 | |
dc.description.abstract | Предложен новый параллельный алгоритм моделирования цифровых схем с неисправностями, основанный на одновременном многопоточном моделировании групп неисправностей для каждого входного набора, когда в каждом потоке параллельно по разрядам машинного слова моделируется группа неисправностей. Для ускорения работы дополнительно использовано динамическое разбиение списка неисправностей на такие группы. Приведены результаты машинных экспериментов со схемами ISCAS-89, проведенных на 12-ядерной рабочей станции. | uk_UA |
dc.description.abstract | Запропоновано новий паралельний алгоритм моделювання цифрових схем із пошкодженнями, базований на одночасному багатопоточному моделюванні груп пошкоджень для кожного вхідного набору, коли в кожному потоці паралельно за розрядами машинного слова моделюється група пошкоджень. Для прискорення процесу додатково використано динамічне розбиття списку пошкоджень на такі групи. Наведено результати машинних експериментів зі схемами ISCAS-89, проведених на 12-ядерній робочій станції. | uk_UA |
dc.description.abstract | A new algorithm for parallel many-threaded fault simulation of digital circuits is proposed. It is based on the concurrent many-threaded simulation of the groups of faults for each input vector. Each group of faults is simulated in bit-parallel way. The dynamic fault partitioning for forming such groups is used to speed-up the algorithm. The results of computational experiments on ISCAS-89 benchmarks circuits are reported, which are obtained on the 12-core workstation. | uk_UA |
dc.description.sponsorship | Авторы выражают благодарность компании Intel, а также ее подразделению Intel Software Network за предоставленную возможность доступа к 12-ядерной рабочей станции лаборатории Manycore Testing Lab, а также личную благодарность Майку Пирсу и Питеру Гинсбику за оказанную техническую поддержу во время сессии доступа и после нее. | uk_UA |
dc.identifier.citation | Параллельный алгоритм моделирования цифровых устройств с неисправностями для многоядерных систем с общей памятью / Д.Е. Иванов // Электронное моделирование. — 2011 — Т. 33, № 2. — С. 93-106. — Бібліогр.: 22 назв. — рос. | uk_UA |
dc.identifier.issn | 0204-3572 | |
dc.identifier.udc | 681.518 | |
dc.identifier.uri | https://nasplib.isofts.kiev.ua/handle/123456789/61756 | |
dc.language.iso | ru | uk_UA |
dc.publisher | Інститут проблем моделювання в енергетиці ім. Г.Є. Пухова НАН України | uk_UA |
dc.relation.ispartof | Электронное моделирование | |
dc.status | published earlier | uk_UA |
dc.subject | Вычислительные процессы и системы | uk_UA |
dc.title | Параллельный алгоритм моделирования цифровых устройств с неисправностями для многоядерных систем с общей памятью | uk_UA |
dc.type | Article | uk_UA |
Файли
Оригінальний контейнер
1 - 1 з 1
Контейнер ліцензії
1 - 1 з 1
Завантаження...
- Назва:
- license.txt
- Розмір:
- 817 B
- Формат:
- Item-specific license agreed upon to submission
- Опис: