Високопродуктивні матричні та потокові перемножувачі цифрових даних

dc.contributor.authorНиколайчук, Я.М.
dc.contributor.authorВозна, Н.Я.
dc.contributor.authorГрига, В.М.
dc.contributor.authorКруліковський, Б.Б.
dc.contributor.authorДавлетова, А.Я.
dc.date.accessioned2020-05-04T17:05:26Z
dc.date.available2020-05-04T17:05:26Z
dc.date.issued2019
dc.description.abstractЗапропоновані алгоритми та структури високопродуктивних матрично-потокових перемножувачів багаторозрядних двійкових чисел, в яких застосовні компоненти з мінімаксними характеристиками часової, апаратної та структурної складності. Розроблений алгоритм матричного виконання операцій множення згідно структури перемножувача Брауна, який реалізує виконання операції додавання в однорозрядному повному двійковому суматорі та формування переносів за мінімально досяжний інтервал часу — один мікротакт. Розроблений алгоритм та структура потокового матричного перемножувача з високим рівнем розпаралелення обчислювальних операцій, в якому процеси завантаження кодів перемножуваних двійкових чисел відбуваються паралельно з процесами матричного перемноження та зчитування результатів множення у попередньому циклі.uk_UA
dc.description.abstractThe algorithms and structures of high-performance matrix-stream multipliers of multi-bit binary numbers are proposed, in which components are used with minimal characteristics of time, hardware and structural complexity. The algorithm of matrix execution of multiplication operations according to the structure of the Brown multiplier is developed, which implements the addition operation in a one-bit full binary adder and the formation of transfers at a min-imum reachable time interval — one micro-cycle. The algorithm and structure of the current matrix switch with a high level of deployment of computational operations are developed, in the process of loading codes of transitive binary numbers occurs in parallel with procedural matrix recount and coincidence of results. Compared to known structures, stream multipliers can significantly reduce the number of in/out of microelectronic crystals that implement operations for multiplying multi-bit binary numbers.uk_UA
dc.identifier.citationВисокопродуктивні матричні та потокові перемножувачі цифрових даних / Я.М. Николайчук, Н.Я. Возна, В.М. Грига, Б.Б. Круліковський, А.Я. Давлетова // Математичне та комп'ютерне моделювання. Серія: Технічні науки: зб. наук. пр. — Кам’янець-Подільський: Кам'янець-Подільськ. нац. ун-т, 2019. — Вип. 19. — С. 101-107. — Бібліогр.: 5 назв. — укр.uk_UA
dc.identifier.issn2308-5916
dc.identifier.otherDOI: 10.32626/2308-5916.2019-19.101-107
dc.identifier.udc681.32
dc.identifier.urihttps://nasplib.isofts.kiev.ua/handle/123456789/168578
dc.language.isoukuk_UA
dc.publisherІнститут кібернетики ім. В.М. Глушкова НАН Україниuk_UA
dc.relation.ispartofМатематичне та комп'ютерне моделювання. Серія: Технічні науки
dc.statuspublished earlieruk_UA
dc.titleВисокопродуктивні матричні та потокові перемножувачі цифрових данихuk_UA
dc.title.alternativeHigh-performance matrix and stream multipliers of digital datauk_UA
dc.typeArticleuk_UA

Файли

Оригінальний контейнер

Зараз показуємо 1 - 1 з 1
Завантаження...
Ескіз
Назва:
16-Nikolaichuk.pdf
Розмір:
735.21 KB
Формат:
Adobe Portable Document Format

Контейнер ліцензії

Зараз показуємо 1 - 1 з 1
Завантаження...
Ескіз
Назва:
license.txt
Розмір:
817 B
Формат:
Item-specific license agreed upon to submission
Опис: