Эффективность поразрядной конвейеризации вычислений в FPGA-компонентах систем критического применения

dc.contributor.authorНикул, В.В.
dc.contributor.authorДрозд, А.В.
dc.contributor.authorДрозд, Ю.В.
dc.contributor.authorОзеранский, В.С.
dc.date.accessioned2019-04-03T18:13:27Z
dc.date.available2019-04-03T18:13:27Z
dc.date.issued2018
dc.description.abstractРассмотрены вопросы эффективности цифровых компонентов в системах критического применения. Исследованы компоненты, проектируемые традиционно на основе матричных структур, создающих для этих систем проблему скрытых неисправностей, и поразрядные конвейеры, использование которых позволяет решить эту проблему. Проведен сравнительный анализ эффективности спроектированных на FPGA поразрядных конвейерных и матричных умножителей в сложности, производительности и энергопотреблении. Предложен метод, повышающий эффективность поразрядных конвейерных умножителей.uk_UA
dc.description.abstractВ роботі проведено порівняльний аналіз ефективності порозрядних конвеєрних і матричних помножувачів, спроектованих на FPGA. Проведені дослідження показали, що порозрядні конвеєри демонструють високу ефективність, що перевершує матричні рішення і в продуктивності, і в енергоспоживанні навіть при проектуванні на САПР матричної орієнтації. Оскільки ця орієнтація знижує переваги порозрядних конвеєрів, для підвищення їхньої ефективності запропоновано метод, який забезпечує додаткове поліпшення цих характеристик і при цьому робить певну поступку матричній орієнтації САПР, що є актуальним в перехідний період — до подолання традицій матричного домінування і становлення порозрядної конвеєризації обчислень.uk_UA
dc.description.abstractThe paper presents a comparative analysis of the efficiency of FPGA-basedbitwise pipelines and matrix structures. Studies have shown that bitwise pipelines exhibit high efficiency exceeding that of the matrix structures in terms of both performance and energy consumption, even when designing a matrix orientation on CAD. Since such orientation reduces the advantages of bitwise pipelines, a method is proposed to increase their efficiency, which improves their throughput and energy consumption, whilemaking a cеrtain concessionsto the matrix orientation of CAD. Thiswould beparticularly importantduring the transitional period, while the traditions of matrix domination are to be overcome and the of bitwise pipeline computing is to be formed.uk_UA
dc.identifier.citationЭффективность поразрядной конвейеризации вычислений в FPGA-компонентах систем критического применения / В.В. Никул, А.В. Дрозд, Ю.В. Дрозд, В.С. Озеранский // Технология и конструирование в электронной аппаратуре. — 2018. — № 4. — С. 3-13. — Бібліогр.: 23 назв. — рос.uk_UA
dc.identifier.issn2225-5818
dc.identifier.other004.315
dc.identifier.otherDOI: 10.15222/TKEA2018.4.03
dc.identifier.urihttps://nasplib.isofts.kiev.ua/handle/123456789/150272
dc.language.isoruuk_UA
dc.publisherІнститут фізики напівпровідників імені В.Є. Лашкарьова НАН Україниuk_UA
dc.relation.ispartofТехнология и конструирование в электронной аппаратуре
dc.statuspublished earlieruk_UA
dc.subjectСовременные электронные технологииuk_UA
dc.titleЭффективность поразрядной конвейеризации вычислений в FPGA-компонентах систем критического примененияuk_UA
dc.title.alternativeЕфективність порозрядної конвеєризаціїї обчислень у FPGA-компонентах систем критичного застосуванняuk_UA
dc.title.alternativeEfficiency of the computation bitwise pipelining in FPGA-based components of safety-related systemsuk_UA
dc.typeArticleuk_UA

Файли

Оригінальний контейнер

Зараз показуємо 1 - 1 з 1
Завантаження...
Ескіз
Назва:
01-Nikul.pdf
Розмір:
2.03 MB
Формат:
Adobe Portable Document Format

Контейнер ліцензії

Зараз показуємо 1 - 1 з 1
Завантаження...
Ескіз
Назва:
license.txt
Розмір:
817 B
Формат:
Item-specific license agreed upon to submission
Опис: